HAPS系统简介

HAPS.png

基本特性

  • 1个Xilinx Vertex UltraScale XCVU440的FPGA
  • 4 GTH 收发器(用于MGB)
  • 8 GTH over SATA可以用于用户设计
  • 板载8GB内存
  • 远程配置接口
  • 端口电压可配置
  • 支持多FPGA级联
  • UMRBus速度达到100MB/s
  • 支持以太网连接
  • 实时电流电压监测
  • 支持PCIe USB 以太网配置
  • 支持基于SD卡的单机配置
  • HapsTrack 3接口技术

HapsTrack接口直接连接到FPGA,可以用于用户设计,支持单端和差分信号,与FPGA bank配置协调工作。

FPGA的Jtag接口单独引出,状态LED可以实时显示板卡的工作状态。

时钟信息

一些本地始终可以通过互联接口直接通到FPGA里面,对于全局时钟,HAPS有13个全局时钟,可以配置由内部产生或者外部灌入,所有的全局时钟输入都是LVDS的。

GCLK0是一个固定的100MHz的时钟,这个时钟支持多系统同步,然而这个时钟是系统用的,用户设计中不能使用这个时钟。

HAPS系统中还有两个锁相环,可以生成多种频率的时钟。


本作品采用知识共享署名-非商业性使用-禁止演绎 4.0 国际许可协议进行许可。

发表新评论